EDA工程实践入门丛书 FPGA/CPLD系统设计与应用案例

作者: 朱恭生,胡冬琴编著
出 版 社: 中国电力出版社
出版时间: 2009-7-1字数:版次: 1页数: 351印刷时间:开本: 大32开印次:纸张:I S B N : 9787508378206包装: 平装内容简介
本书从数字电子技术入手,系统讲解了组合逻辑电路及时序逻辑电路的基本知识以及常用逻辑电路运用和设计。在此基础上以Altera公司的可编程逻辑器件、MAX+plus Ⅱ开发工具为平台讲解了可编程逻辑器件的应用设计方法,最后通过EDA工程实例将数字电子技术与EDA有机结合,讲解了常用逻辑电路在可编程逻辑器件上的实现。
本书共分为四大部分:数字电子技术(逻辑代数、组合逻辑电路、时序逻辑电路)、可编程逻辑器件及开发工具(可编程逻辑器件、MAX+plusⅡ概述、原理图输入法设计、设计项目编译、电路仿真与时序分析、其他输入设计法和器件编程)、硬件描述语言VHDL和EDA工程实例。
本书可供计算机、电子信息、自动化等专业的高校师生学习、参考,对电子工程技术人员也有实用价值。
目录
前言
第一章逻辑代数基础
第一节数制与编码
一、数制
二、数制转换
三、二进制的算术运算
四、常用编码
第二节逻辑运算
一、逻辑代数的基本运算
二、逻辑代数的复合运算
第三节逻辑函数
一、逻辑函数的表示方法
二、逻辑函数表示方法的相互转换
第四节逻辑代数的公理、基本定律、运算规则
一、逻辑代数的公理
二、逻辑代数的基本定律
三、逻辑代数的运算规则
第五节逻辑函数的化简
一、公式化简法
二、卡诺图化简法
第二章组合逻辑电路
第一节逻辑门电路
一、逻辑门电路概述
二、分立元器件门电路
三、数字集成电路
第二节组合逻辑电路分析
一、组合逻辑电路的分析步骤
二、组合逻辑电路的分析举例
第三节组合逻辑电路设计
一、组合逻辑电路设计步骤
二、组合逻辑电路设计举例
第四节加法器
一、半加器设计
二、全加器设计
三、集成加法器
四、全加器应用
第五节编码器
一、普通编码器
二、二一十进制编码器
三、优先编码器
第六节译码器
一、译码器设计
二、集成译码器
三、数字显示译码驱动电路
第七节数据选择器和数值比较器
一、数据选择器
二、数值比较器(Comparator)
第三章时序逻辑电路
第一节触发器
一、触发器的分类、特点及描述方法
二、基本RS触发器
三、同步RS触发器
四、边沿触发器
第四章可编程逻辑器件
第五章MAX+plusIl概述
第六章原理图输入法设计
第七章设计项目编译
第八章电路仿真与时序分析
第九章其他输入设计法
第十章器件编程
第十一章硬件描述语言VHDL语言
第十二章FPGA/CPLD综合设计实例
书摘插图
第二章组合逻辑电路
数字电路分为组合逻辑电路和时序逻辑电路两类。组合逻辑电路的特点是输出信号只与当时的输入信号保持对应的函数关系,与其他时刻的输入状态无关,它是无记忆功能的。
组合逻辑电路的基本单元是逻辑门电路。
第一节逻辑门电路
一、逻辑门电路概述
实现基本逻辑运算和复合逻辑运算的单元电路统称为逻辑门电路,简称门电路。
1.逻辑门电路的特点
门电路是一种开关电路,是由开关器件依据门电路不同的逻辑功能组成。通常所用的开关器件即是工作在开关方式下的半导体二极管、半导体三极管(双极型三极管).和场效应管(MOS管)。它们是一种受控开关,在正向偏置时器件处于导通状态,相当于开关的接通;在反向偏置时器件处于截止状态,相当于开关的断开。
2.常用逻辑门电路
(1)分立元器件逻辑门电路是组成单元逻辑门的原始形式,目前已逐渐被集成逻辑门电路所取代。但通过介绍分立元器件逻辑门电路,可引入用门电路实现逻辑运算的基本概念。
……