《Allegro系统互连设计平台》(Cadence Spb 15.2)15.2

王朝简介·作者佚名  2009-06-30  
宽屏版  字体: |||超大  
 说明  因可能的版权问题本站不提供该资源的存贮、播放、下载或推送,本文仅为内容简介。

中文名: Allegro系统互连设计平台

英文名: Cadence Spb 15.2

版本: 15.2

发行时间: 2004年

制作发行: http://www.cadence.com.cn/fecn/index.php

地区: 大陆,美国

简介:

已经通过安全检测:程序本身并无任何病毒和木马,norton2005查杀

已经通过安装测试:测试环境winXPSP2专业版

此版本仅供测试学习使用,软件版权归原作者及原软件公司所有,如果你喜欢,请购买正版软件,请自觉于下载后24小时内删除,谢谢合作

本人在线时间24小时,华语原动力和Byte Devils

希望斑竹加精华

软件类别:高速PCB版设计

语言种类:英文

系统需求:2000/xp/2003

推荐配置:Windows XP,(1) Pentium ii 400MHz (or faster) processor。

(2) 256 MB (or greater) physical memory。

(3) 1 GB available disk space。

(4) 300 MB swap space。

(5) Three-button Microsoft-compatible mouse。

(6) Ethernet card (for network communications and security host ID)。

(7) CD-ROM drive。

(8) 1024 x 768 SVGA color monitor or greater (32768 colors)。

Allegro系统互连设计平台

针对目标按时完成系统协同设计,Cadence Allegro平台使能协同设计高性能的集成电路、封装和印制电路板的互连,降低成本并加快产品上市时间。

系统互连是一个信号的逻辑、物理和电气连接,及其相应的回路以及功率配送系统。集成电路与系统团队在设计今天的高速系统互联的时候面临前所未有的挑战。由于集成电路的集成度不断增长、芯片的I/O和封装引脚也在迅速猛增。千兆赫兹速度的数据传输速率同样导致极高速的PCB与系统。同时,平均的PCB大小不断缩小,功率配送要求也随着芯片晶体管数目的窜升不断提高。

解决这些复杂的问题和应对不断增长的上市时间压力的需要,使得传统的系统组件设计方法变得过时和不和时宜。在高速系统完成工作系统互连需要新一代的设计方法,它应该让设计团队把注意力集中在提高跨三个系统领域的系统互连的效率上面。

Cadence Allegro系统互连平台能够跨集成电路、封装和PCB协同设计高性能互连。应用平台的协同设计方法,工程师可以迅速优化I/O缓冲器之间和跨集成电路、封装和PCB的系统互联。该方法能避免硬件返工并降低硬件成本和缩短设计周期。约束驱动的Allegro流程包括高级功能用于设计捕捉、信号完整性和物理实现。由于它还得到Cadence Encounter与Virtuoso平台的支持,Allegro协同设计方法使得高效的设计链协同成为现实。

长期做种,长住服务器Byte Devils,周末有可能休息一段时间.第一次发贴,如有不足,请指正.

 
 
 
免责声明:本文为网络用户发布,其观点仅代表作者个人观点,与本站无关,本站仅提供信息存储服务。文中陈述内容未经本站证实,其真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
© 2005- 王朝网络 版权所有