基于高速串行BCD码除法的数字频率计的设计

来源:王朝搜索
 
基于高速串行BCD码除法的数字频率计的设计

摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词:频率测量 周期测量 FPGA VHDL

基于MSP430F449的新型智能流量计的设计与开发

作者:许 剑 卢建刚 摘要:介绍了一种以MSP430F449单片机为核心的智能流量计。具体阐述了该流量计的工作原理、总体设计及硬件电路设计和软件设计。该流量计适用于各种复杂环境,

基于ADF4113的可控频率源设计

作者:解放军装备指挥技术学院 倪淑艳 张宝玲 李晓波 频率合成技术 数字锁相式频率合成器的基本原理是:应用数字逻辑电路把VCO频率一次或多次分频至鉴相器频率上,再与参考频率在鉴相电路中比较,所

一种基于PE3236 L波段频率合成器设计实现

现代电子技术 赵颖辉 袁安民 戚云军 频率合成技术是产生频率源的一种现代化手段,他已广泛应用于通信、导航、电子侦察、干扰与反干扰、遥控遥测及现代化仪器仪表中。无线通信技术的快速发展,使得频率合成技

基于USB2.0的同步高速数据采集器的设计

摘要:介绍了一种基于USB2.0接口的同步高速数据采集的设计方案及其软硬件的设计方法,对Cypress的USB2.0控制芯片CY7C68013和同步数据采集芯片AD7862的特性作了简要说明,同时重点

基于数字信号处理器的IGBT驱动电路可靠性分析与设计

摘要:随着半导体技术与大规模集成电路技术的发展,数字信号处理器在交流调速及运动控制领域应用越来越广。数字信号处理器与功率器件接口电路设计的合理完善直接关系到系统长期工作的可靠性。同时,低压供电数字信号

基于单片机的低频数字相位测量仪的设计

摘要:提出了一种基于AT89C52单片机开发的低频数字相位测量仪的设计。系统以单片机AT89C52及可编程逻辑器件为核心,构成完备的测量系统。可以对10 Hz~20 kHz频率范围的信号进行频率、相

基于ISP芯片的可编程数字移相器设计

南京理工大学电子工程与光电技术学院(210094) 蒋立平 郭延芬 摘 要: 介绍了一种带数字锁相环的精密可编程数字移相器,并重点介绍了运用新型在系统可编程逻辑器ISP芯片实现可编程数字移相器的设

基于51单片机的车用数字仪表设计与实现

作者:解放军理工大学通信工程学院 张武 顾凯 引言 ---车辆仪表是驾驶员与汽车进行信息交流的重要接口和界面,是车辆安全行驶的重要保证。随着电子技术的广泛应用,传统汽车仪表逐渐被微处理器为核心的

SST28SF040与高速数字处理器的接口设计及编程技巧

武汉高压研究所华电公司 张蓬鹤 湖南大学电气与信息工程学院 邵 霞 DSP 具有先进的并行处理结构,特别适合于信号处理,已经越来越多的应用于工业控制领域和各类仪器仪表的开发设计。TMS320F20

 
 
免责声明:本文为网络用户发布,其观点仅代表作者个人观点,与本站无关,本站仅提供信息存储服务。文中陈述内容未经本站证实,其真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
© 2005- 王朝网络 版权所有